单片网络解决方案
CH561相比CH563减少了一个USB功能,是一款类似 ARM9 的 32 位 RISC 精简指令集 CPU,指令集兼容 ARMv5TE,支持 16 位 Thumb指令和增强 DSP 指令。默认系统主频为 100MHZ,最高可达 130MHZ。高度集成的外设以及高性能,使其可以广泛的应用于各种嵌入式应用。
CH561 的外设组件包含 480K 的 FLASH 闪存、128K 可动态分配的 SRAM、28K 的 EEPROM、百兆以太网、2 个 SPI 接口、2 个 UART 接口、3 通道 10 位 ADC、4 个通用定时器、8 位被动并行接口、8/16/32 位 Intel 时序的总线接口、在系统编程 ISP 接口和多达 74 个通用I/O 管脚。
参数名称 | 参数值 |
---|
额外特性 | - |
PWM | 2 |
PWM | 2 |
USB Host/OTG | 0 |
PWM | 4 |
USB Host/OTG | 0 |
USB Host/OTG | 0 |
USB Host/OTG | 0 |
工作电压 | 3V ~ 3.6V |
Ethernet | 10/100 Ethernet MAC |
USB Host/OTG | 0 |
USB Host/OTG | 0 |
A/D | 1x10bit |
USB Host/OTG | 0 |
CPU位数 | 32-Bit |
CPU内核 | RISC |
ROM尺寸 | 64KB |
RAM大小 | 32KB |
主频(MAX) | 100MHz |
ROM类型 | FLASH |
I/O 数 | 27 |